summaryrefslogtreecommitdiff
path: root/chip
diff options
context:
space:
mode:
authorJack Rosenthal <jrosenth@chromium.org>2022-07-06 11:43:06 -0600
committerChromeos LUCI <chromeos-scoped@luci-project-accounts.iam.gserviceaccount.com>2022-07-07 05:35:39 +0000
commit9a7dc1582e05ade135f955e88c4d393e8d25a0f3 (patch)
treec73314ca78cb42b50e655c899729f5a17076caf2 /chip
parent4b09c6aefb6068a468a0d05f2dea9d741edc6b5a (diff)
downloadchrome-ec-9a7dc1582e05ade135f955e88c4d393e8d25a0f3.tar.gz
chip/npcx/gpio_chip-npcx7.h: Format with clang-format
BUG=b:236386294 BRANCH=none TEST=none Tricium: disable Change-Id: Iff535c58706ca8599e114c9af4ed53c44235effa Signed-off-by: Jack Rosenthal <jrosenth@chromium.org> Reviewed-on: https://chromium-review.googlesource.com/c/chromiumos/platform/ec/+/3749458 Reviewed-by: Jeremy Bettis <jbettis@chromium.org>
Diffstat (limited to 'chip')
-rw-r--r--chip/npcx/gpio_chip-npcx7.h214
1 files changed, 110 insertions, 104 deletions
diff --git a/chip/npcx/gpio_chip-npcx7.h b/chip/npcx/gpio_chip-npcx7.h
index f3098506d7..db3aa8cc71 100644
--- a/chip/npcx/gpio_chip-npcx7.h
+++ b/chip/npcx/gpio_chip-npcx7.h
@@ -82,8 +82,9 @@
#define NPCX_WUI_GPIO_F_0 WUI(0, MIWU_GROUP_8, 5)
#define NPCX_WUI_GPIO_F_3 WUI(0, MIWU_GROUP_8, 6)
#ifndef NPCX_EXT32K_OSC_SUPPORT
-#define NPCX_WUI_GPIO_E_7 WUI(0, MIWU_GROUP_8, 7) /* Used as CLKIN if support \
- */
+#define NPCX_WUI_GPIO_E_7 \
+ WUI(0, MIWU_GROUP_8, 7) /* Used as CLKIN if support \
+ */
#endif
/* MIWU1 */
@@ -152,8 +153,9 @@
#define NPCX_WUI_GPIO_6_3 WUI(1, MIWU_GROUP_7, 3)
#define NPCX_WUI_GPIO_6_4 WUI(1, MIWU_GROUP_7, 4)
#ifndef NPCX_EXT32K_OSC_SUPPORT
-#define NPCX_WUI_GPIO_7_1 WUI(1, MIWU_GROUP_7, 7) /* Used as CLKOUT if \
- support*/
+#define NPCX_WUI_GPIO_7_1 \
+ WUI(1, MIWU_GROUP_7, 7) /* Used as CLKOUT if \
+ support*/
#endif
/* Group H: NPCX_IRQ_WKINTH_1 */
@@ -318,10 +320,12 @@
/* PSL module (Optional) */
#ifdef NPCX_PSL_MODE_SUPPORT
-#define NPCX_ALT_GPIO_D_2 ALT(D, 2, NPCX_ALT_INV(D, NPSL_IN1_SL)) /* PSL_IN1 \
- */
-#define NPCX_ALT_GPIO_0_0 ALT(0, 0, NPCX_ALT_INV(D, NPSL_IN2_SL)) /* PSL_IN2 \
- */
+#define NPCX_ALT_GPIO_D_2 \
+ ALT(D, 2, NPCX_ALT_INV(D, NPSL_IN1_SL)) /* PSL_IN1 \
+ */
+#define NPCX_ALT_GPIO_0_0 \
+ ALT(0, 0, NPCX_ALT_INV(D, NPSL_IN2_SL)) /* PSL_IN2 \
+ */
#define NPCX_ALT_GPIO_0_1 ALT(0, 1, NPCX_ALT(D, PSL_IN3_SL)) /* PSL_IN3 */
#define NPCX_ALT_GPIO_0_2 ALT(0, 2, NPCX_ALT(D, PSL_IN4_SL)) /* PSL_IN4 */
#else
@@ -360,98 +364,98 @@
#define NPCX_ALT_GPIO_9_7
#endif
-#define NPCX_ALT_TABLE \
- { \
- NPCX_ALT_GPIO_0_0 /* PSL_IN2 */ \
- NPCX_ALT_GPIO_0_1 /* PSL_IN3 */ \
- NPCX_ALT_GPIO_0_2 /* PSL_IN4 */ \
- NPCX_ALT_GPIO_0_3 /* KSO16 */ \
- NPCX_ALT_GPIO_0_4 /* KSO13 */ \
- NPCX_ALT_GPIO_0_5 /* KSO12 \
- */ \
- NPCX_ALT_GPIO_0_6 /* KSO11 */ \
- NPCX_ALT_GPIO_0_7 /* KSO10 */ \
- NPCX_ALT_GPIO_1_0 /* KSO09 & CR_SIN */ \
- NPCX_ALT_GPIO_1_1 /* KSO08 & CR_SOUT */ \
- NPCX_ALT_GPIO_1_2 /* KSO07 */ \
- NPCX_ALT_GPIO_1_3 /* KSO06 */ \
- NPCX_ALT_GPIO_1_4 /* KSO05 */ \
- NPCX_ALT_GPIO_1_5 /* KSO04 */ \
- NPCX_ALT_GPIO_1_6 /* KSO03 */ \
- NPCX_ALT_GPIO_1_7 /* KSO02 */ \
- NPCX_ALT_GPIO_2_0 /* KSO01 */ \
- NPCX_ALT_GPIO_2_1 /* KSO00 */ \
- NPCX_ALT_GPIO_2_2 /* KSI7 */ \
- NPCX_ALT_GPIO_2_3 /* KSI6 */ \
- NPCX_ALT_GPIO_2_4 /* KSI5 */ \
- NPCX_ALT_GPIO_2_5 /* KSI4 */ \
- NPCX_ALT_GPIO_2_6 /* KSI3 */ \
- NPCX_ALT_GPIO_2_7 /* KSI2 */ \
- NPCX_ALT_GPIO_3_0 /* KSI1 */ \
- NPCX_ALT_GPIO_3_1 /* KSI0 */ \
- NPCX_ALT_GPIO_3_3 /* SMB5SCL0 */ \
- NPCX_ALT_GPIO_3_4 /* ADC6/PS2_DAT2 */ \
- NPCX_ALT_GPIO_3_6 /* SMB5SDA0 */ \
- NPCX_ALT_GPIO_3_7 /* ADC5/PS2_CLK2 */ \
- NPCX_ALT_GPIO_4_0 /* TA1_SEL1 */ \
- NPCX_ALT_GPIO_4_1 /* ADC4 */ \
- NPCX_ALT_GPIO_4_2 /* ADC3 */ \
- NPCX_ALT_GPIO_4_3 /* ADC2 */ \
- NPCX_ALT_GPIO_4_4 /* ADC1 */ \
- NPCX_ALT_GPIO_4_5 /* ADC0 */ \
- NPCX_ALT_GPIO_6_0 /* PWM7 */ \
- NPCX_ALT_GPIO_6_2 /* PS2_CLK1 */ \
- NPCX_ALT_GPIO_6_3 /* PS2_DAT1 */ \
- NPCX_ALT_GPIO_6_4 /* CR_SIN1 SEL2 */ \
- NPCX_ALT_GPIO_6_5 /* CR_SOUT1 SEL2 */ \
- NPCX_ALT_GPIO_6_7 /* PS2_CLK0 */ \
- NPCX_ALT_GPIO_7_0 /* PS2_DAT0 */ \
- NPCX_ALT_GPIO_7_3 /* TA2_SEL1 */ \
- NPCX_ALT_GPIO_7_5 /* CR_SIN2 & 32KHZ_OUT */ \
- NPCX_ALT_GPIO_8_0 /* PWM3 */ \
- NPCX_ALT_GPIO_8_2 /* KSO14 */ \
- NPCX_ALT_GPIO_8_3 /* KSO15 */ \
- NPCX_ALT_GPIO_8_5 /* SMB4SCL0 */ \
- NPCX_ALT_GPIO_8_6 /* CR_SOUT2 & SMB4SDA0 */ \
- NPCX_ALT_GPIO_8_7 /* SMB1SDA0 */ \
- NPCX_ALT_GPIO_9_0 /* SMB1SCL0 */ \
- NPCX_ALT_GPIO_9_1 /* SMB2SDA0 */ \
- NPCX_ALT_GPIO_9_2 /* SMB2SCL0 */ \
- NPCX_ALT_GPIO_9_3 /* TA1_SEL2 */ \
- NPCX_ALT_GPIO_9_4 /* DMIC_CLK */ \
- NPCX_ALT_GPIO_9_5 /* SPIP_MISO */ \
- NPCX_ALT_GPIO_9_7 /* DMIC_IN */ \
- NPCX_ALT_GPIO_A_1 /* SPIP_SCLK */ \
- NPCX_ALT_GPIO_A_3 /* SPIP_MOSI */ \
- NPCX_ALT_GPIO_A_5 /* SPIP_CS1 & I2S_SYNC */ \
- NPCX_ALT_GPIO_A_6 /* TA2_SEL2/PS2_CLK3 */ \
- NPCX_ALT_GPIO_A_7 /* I2S_SCLK/PS2_DAT3 */ \
- NPCX_ALT_GPIO_B_0 /* I2S_DATA */ \
- NPCX_ALT_GPIO_B_1 /* KSO17 */ \
- NPCX_ALT_GPIO_B_2 /* SMB7SDA0 */ \
- NPCX_ALT_GPIO_B_3 /* SMB7SCL0 */ \
- NPCX_ALT_GPIO_B_4 /* SMB0SDA0 */ \
- NPCX_ALT_GPIO_B_5 /* SMB0SCL0 */ \
- NPCX_ALT_GPIO_B_6 /* PWM4 */ \
- NPCX_ALT_GPIO_B_7 /* PWM5 */ \
- NPCX_ALT_GPIO_C_0 /* PWM6 */ \
- NPCX_ALT_GPIO_C_1 /* SMB6SDA0 */ \
- NPCX_ALT_GPIO_C_2 /* SMB6SCL0 & PWM1 */ \
- NPCX_ALT_GPIO_C_3 /* PWM0 */ \
- NPCX_ALT_GPIO_C_4 /* PWM2 */ \
- NPCX_ALT_GPIO_D_0 /* SMB3SDA0 */ \
- NPCX_ALT_GPIO_D_1 /* SMB3SCL0 */ \
- NPCX_ALT_GPIO_D_2 /* PSL_IN1 */ \
- NPCX_ALT_GPIO_E_1 /* ADC7 */ \
- NPCX_ALT_GPIO_E_3 /* SMB6SDA1 */ \
- NPCX_ALT_GPIO_E_4 /* SMB6SCL1 */ \
- NPCX_ALT_GPIO_E_7 /* 32KCLKIN */ \
- NPCX_ALT_GPIO_F_0 /* ADC9 */ \
- NPCX_ALT_GPIO_F_1 /* ADC8 */ \
- NPCX_ALT_GPIO_F_2 /* SMB4SDA1 */ \
- NPCX_ALT_GPIO_F_3 /* SMB4SCL1 */ \
- NPCX_ALT_GPIO_F_4 /* SMB5SDA1 */ \
- NPCX_ALT_GPIO_F_5 /* SMB5SCL1 */ \
+#define NPCX_ALT_TABLE \
+ { \
+ NPCX_ALT_GPIO_0_0 /* PSL_IN2 */ \
+ NPCX_ALT_GPIO_0_1 /* PSL_IN3 */ \
+ NPCX_ALT_GPIO_0_2 /* PSL_IN4 */ \
+ NPCX_ALT_GPIO_0_3 /* KSO16 */ \
+ NPCX_ALT_GPIO_0_4 /* KSO13 */ \
+ NPCX_ALT_GPIO_0_5 /* KSO12 \
+ */ \
+ NPCX_ALT_GPIO_0_6 /* KSO11 */ \
+ NPCX_ALT_GPIO_0_7 /* KSO10 */ \
+ NPCX_ALT_GPIO_1_0 /* KSO09 & CR_SIN */ \
+ NPCX_ALT_GPIO_1_1 /* KSO08 & CR_SOUT */ \
+ NPCX_ALT_GPIO_1_2 /* KSO07 */ \
+ NPCX_ALT_GPIO_1_3 /* KSO06 */ \
+ NPCX_ALT_GPIO_1_4 /* KSO05 */ \
+ NPCX_ALT_GPIO_1_5 /* KSO04 */ \
+ NPCX_ALT_GPIO_1_6 /* KSO03 */ \
+ NPCX_ALT_GPIO_1_7 /* KSO02 */ \
+ NPCX_ALT_GPIO_2_0 /* KSO01 */ \
+ NPCX_ALT_GPIO_2_1 /* KSO00 */ \
+ NPCX_ALT_GPIO_2_2 /* KSI7 */ \
+ NPCX_ALT_GPIO_2_3 /* KSI6 */ \
+ NPCX_ALT_GPIO_2_4 /* KSI5 */ \
+ NPCX_ALT_GPIO_2_5 /* KSI4 */ \
+ NPCX_ALT_GPIO_2_6 /* KSI3 */ \
+ NPCX_ALT_GPIO_2_7 /* KSI2 */ \
+ NPCX_ALT_GPIO_3_0 /* KSI1 */ \
+ NPCX_ALT_GPIO_3_1 /* KSI0 */ \
+ NPCX_ALT_GPIO_3_3 /* SMB5SCL0 */ \
+ NPCX_ALT_GPIO_3_4 /* ADC6/PS2_DAT2 */ \
+ NPCX_ALT_GPIO_3_6 /* SMB5SDA0 */ \
+ NPCX_ALT_GPIO_3_7 /* ADC5/PS2_CLK2 */ \
+ NPCX_ALT_GPIO_4_0 /* TA1_SEL1 */ \
+ NPCX_ALT_GPIO_4_1 /* ADC4 */ \
+ NPCX_ALT_GPIO_4_2 /* ADC3 */ \
+ NPCX_ALT_GPIO_4_3 /* ADC2 */ \
+ NPCX_ALT_GPIO_4_4 /* ADC1 */ \
+ NPCX_ALT_GPIO_4_5 /* ADC0 */ \
+ NPCX_ALT_GPIO_6_0 /* PWM7 */ \
+ NPCX_ALT_GPIO_6_2 /* PS2_CLK1 */ \
+ NPCX_ALT_GPIO_6_3 /* PS2_DAT1 */ \
+ NPCX_ALT_GPIO_6_4 /* CR_SIN1 SEL2 */ \
+ NPCX_ALT_GPIO_6_5 /* CR_SOUT1 SEL2 */ \
+ NPCX_ALT_GPIO_6_7 /* PS2_CLK0 */ \
+ NPCX_ALT_GPIO_7_0 /* PS2_DAT0 */ \
+ NPCX_ALT_GPIO_7_3 /* TA2_SEL1 */ \
+ NPCX_ALT_GPIO_7_5 /* CR_SIN2 & 32KHZ_OUT */ \
+ NPCX_ALT_GPIO_8_0 /* PWM3 */ \
+ NPCX_ALT_GPIO_8_2 /* KSO14 */ \
+ NPCX_ALT_GPIO_8_3 /* KSO15 */ \
+ NPCX_ALT_GPIO_8_5 /* SMB4SCL0 */ \
+ NPCX_ALT_GPIO_8_6 /* CR_SOUT2 & SMB4SDA0 */ \
+ NPCX_ALT_GPIO_8_7 /* SMB1SDA0 */ \
+ NPCX_ALT_GPIO_9_0 /* SMB1SCL0 */ \
+ NPCX_ALT_GPIO_9_1 /* SMB2SDA0 */ \
+ NPCX_ALT_GPIO_9_2 /* SMB2SCL0 */ \
+ NPCX_ALT_GPIO_9_3 /* TA1_SEL2 */ \
+ NPCX_ALT_GPIO_9_4 /* DMIC_CLK */ \
+ NPCX_ALT_GPIO_9_5 /* SPIP_MISO */ \
+ NPCX_ALT_GPIO_9_7 /* DMIC_IN */ \
+ NPCX_ALT_GPIO_A_1 /* SPIP_SCLK */ \
+ NPCX_ALT_GPIO_A_3 /* SPIP_MOSI */ \
+ NPCX_ALT_GPIO_A_5 /* SPIP_CS1 & I2S_SYNC */ \
+ NPCX_ALT_GPIO_A_6 /* TA2_SEL2/PS2_CLK3 */ \
+ NPCX_ALT_GPIO_A_7 /* I2S_SCLK/PS2_DAT3 */ \
+ NPCX_ALT_GPIO_B_0 /* I2S_DATA */ \
+ NPCX_ALT_GPIO_B_1 /* KSO17 */ \
+ NPCX_ALT_GPIO_B_2 /* SMB7SDA0 */ \
+ NPCX_ALT_GPIO_B_3 /* SMB7SCL0 */ \
+ NPCX_ALT_GPIO_B_4 /* SMB0SDA0 */ \
+ NPCX_ALT_GPIO_B_5 /* SMB0SCL0 */ \
+ NPCX_ALT_GPIO_B_6 /* PWM4 */ \
+ NPCX_ALT_GPIO_B_7 /* PWM5 */ \
+ NPCX_ALT_GPIO_C_0 /* PWM6 */ \
+ NPCX_ALT_GPIO_C_1 /* SMB6SDA0 */ \
+ NPCX_ALT_GPIO_C_2 /* SMB6SCL0 & PWM1 */ \
+ NPCX_ALT_GPIO_C_3 /* PWM0 */ \
+ NPCX_ALT_GPIO_C_4 /* PWM2 */ \
+ NPCX_ALT_GPIO_D_0 /* SMB3SDA0 */ \
+ NPCX_ALT_GPIO_D_1 /* SMB3SCL0 */ \
+ NPCX_ALT_GPIO_D_2 /* PSL_IN1 */ \
+ NPCX_ALT_GPIO_E_1 /* ADC7 */ \
+ NPCX_ALT_GPIO_E_3 /* SMB6SDA1 */ \
+ NPCX_ALT_GPIO_E_4 /* SMB6SCL1 */ \
+ NPCX_ALT_GPIO_E_7 /* 32KCLKIN */ \
+ NPCX_ALT_GPIO_F_0 /* ADC9 */ \
+ NPCX_ALT_GPIO_F_1 /* ADC8 */ \
+ NPCX_ALT_GPIO_F_2 /* SMB4SDA1 */ \
+ NPCX_ALT_GPIO_F_3 /* SMB4SCL1 */ \
+ NPCX_ALT_GPIO_F_4 /* SMB5SDA1 */ \
+ NPCX_ALT_GPIO_F_5 /* SMB5SCL1 */ \
}
/*****************************************************************************/
@@ -491,8 +495,9 @@
#define NPCX_LVOL_CTRL_2_4 NPCX_GPIO(C, 1)
#define NPCX_LVOL_CTRL_2_5 NPCX_GPIO(C, 7)
#ifdef NPCX_EXT32K_OSC_SUPPORT
-#define NPCX_LVOL_CTRL_2_6 NPCX_GPIO_NONE /* Remove 1.8V support since CLKIN \
- */
+#define NPCX_LVOL_CTRL_2_6 \
+ NPCX_GPIO_NONE /* Remove 1.8V support since CLKIN \
+ */
#else
#define NPCX_LVOL_CTRL_2_6 NPCX_GPIO(E, 7)
#endif
@@ -503,8 +508,9 @@
#define NPCX_LVOL_CTRL_3_1 NPCX_GPIO(3, 7)
#define NPCX_LVOL_CTRL_3_2 NPCX_GPIO(4, 0)
#ifdef NPCX_EXT32K_OSC_SUPPORT
-#define NPCX_LVOL_CTRL_3_3 NPCX_GPIO_NONE /* Remove 1.8V support since \
- CLKOUT*/
+#define NPCX_LVOL_CTRL_3_3 \
+ NPCX_GPIO_NONE /* Remove 1.8V support since \
+ CLKOUT*/
#else
#define NPCX_LVOL_CTRL_3_3 NPCX_GPIO(7, 1)
#endif